Definiciones del nivel ATM

Como ya se ha dicho, la estructura seleccionada por la CCITT para las celdas ATM contienen 48 octetos en el campo de información y 5 octetos en la cabecera (figura 4.13). Los octetos se envían en orden creciente empezando por el primer octeto de la cabecera. Dentro de cada octeto los bits se envían en orden decreciente, empezando por el bit 8. Para todos los campos de una celda ATM, el primer bit enviado es también el de mayor peso.

Fig. 4.13

Estructura seleccionada por la CCITT para las celdas ATM

La figura 4.14 muestra la estructura de la cabecera en la interfaz usuario-red UNl

(User Network Interface) y en la interfaz red nodo NNI (Network Node Interface).

Estructura de la cabecera en la UNI

Fig. 4.14

Estructura de la cabecera en la interfaz usuario-red UNl y en la interfaz red nodo NNI

Los cuatro primeros bits de la cabecera en la UNI contienen el control de flujo genérico GFC, todavía sin especificar. El segundo campo es el de encaminamiento, dividido en 8 bits para el campo VPI y 16 bits para el campo VPI. El identificador del tipo de carga de pago PTI (Payload Type Indicator) es un campo codificado en tres bits. El bit de prioridad de pérdida de celda CLP (Cell Loss Prioríty) indica si la celda es de alta prioridad (CLP = O) o si susceptible de ser rechazada (CLP = l). Finalmente viene el campo HEC de 8 bits (CONTROL DE ERROR DE LA CABECERA).

ESTRUCTURA DE LA CABECERA DE LA NNI

El formato de la cabecera NNI es comparable al anterior. La única diferencia reside en que el campo GFC ha sido sustituido por una ampliación de 4 bits del campo VPI, que ahora tiene 12 bits. Existe una distinción entre las celdas que sólo son visibles en el nivel físico y que no pasan al nivel ATM y las que son visibles a ambos niveles. Esta distinción se efectúa mediante un bit del cuarto octeto de la cabecera.

Hasta el momento los tipos de celdas definidos son:

La tabla siguiente muestra la estructura de 1la cabecera para las celdas del nivel ATM

Cell Type VPI VCI PTI CLP
Unassigned cells 00000000 00000000 00000000 - 0
Meta-signalling cells xxxxxxxx 00000000 00000001 OAO B
General broadcast cells xxxxxxxx 00000000 00000010 OAA B
Point-to-point signalling cells xxxxxxxx 00000000 00000101 OAA B
Segment OAM flow F4 cells yyyyyyyy 00000000 00000011 OAO A
End-to-end OAM flow F4 cells yyyyyyyy 00000000 00000100 OAO A
Segment OAM flow F5 cells yyyyyyyy zzzzzzzz zzzzzzzz 100 A
End-to-end OAM flow F5 cells yyyyyyyy zzzzzzzz zzzzzzzz 101 A
Resource management cells yyyyyyyy zzzzzzzz zzzzzzzz 110 A
User information cells yyyyyyyy vvvvvvvv vvvvvvvv OCU L

Tabla 4.4 Pre-asignación de Valores de la cabecera de Celda ATM

donde:

A: bit disponible para usarlo en el nivel ATM

B: bit puesto a cero por el emisor pero que puede ser cambiado por la red

C: bit que indica que se ha experimentado congestión

L: bit fde prioridad de pérdida de celdas

U: bit de indicación de usuario de nivel ATM a usuario de nivel ATM

x: cualquier valor del VPI. Para VPI - 0 el valor VCI es válido para señalización con

intercambio local.

y: cualquier valor en el VPI

z: cualquier valor del VCI distinto de 0

v: cualquier valor del VCI superior a 0015 H