RELOJ

El reloj se emplea
para la alimentacion de circuitos digitales con logica secuencial
(memorias).
Funcionamiento como aestable
Cuando la salida Q está en
nivel bajo, e) transistor está en la zona de corte y el
condensador se carga a través de la resistencia total R., +
R,,. Por ello, la constante de tiempo es
(RA + R,,)C. A medida que el condensador se
carga, la tensión umbral (termina¡ 6) aumenta. Cuando esta
tensión llega a valer + 2Vc,13; enton- ces, el comparador
superior tiene una salida en nivel alto y pone la salida de]
gip-flop a nivel alto. Con la salida Q en
nivel alto, el transistor se satura y pone a masa el termina] 7.
A continuación, el condensador se descarga a través de R,.
En consecuencia, la constante de tiempo de
descarga es RRC. Cuando la tensión del condensador disminuye un
POCO en más de + Vccl3, el
comparador inferior tiene una salida en nivel alto que pone la
salida del flip-flop a nivel bajo.
...................
....................